分论坛
人工智能主持人:项晓燕 达摩院 玄铁处理器架构师陈炜 希姆计算 执行副总裁、RISC-V国际基金会AI/ML SIG副主席7/18 9:00-17:00张江厅
项晓燕 达摩院 玄铁处理器架构师
陈炜 希姆计算 执行副总裁、RISC-V国际基金会AI/ML SIG副主席
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
9:00 | 15' | RISC-V AI 指令扩展:从向量到矩阵的架构选择与挑战 | |
9:15 | 15' | RISC-V,AI原生!为何最快速发展的领域需要最快速演进的架构? | |
9:30 | 15' | 面向AI应用的高扩展性矩阵扩展 | |
9:45 | 15' | 基于RISC-V处理器的大型AL/ML SoC架构创新 | |
10:00 | 15' | 可配置高性能互连架构加速基于RISC-V的AI/ML与ADAS SoCs | |
10:15 | 30' | 茶歇 | - |
10:45 | 15' | 大模型在 RISC-V 架构上的技术创新与应用 | |
11:00 | 15' | Nuclei AI Library: 使用RISC-V V扩展加速 AI 推理 | |
11:15 | 15' | RISC-V芯片的创新与应用 | |
11:30 | 15' | RISC-V 加速AI创新:行业智能体的实践 | |
11:45 | 15' | XSAI:以 CPU 的编程范式支持现代 LLM 核函数 | |
12:00 | 90' | 午餐 | - |
13:30 | 15' | 打造使用RISC-V的可扩展AI/ML软件平台:从PyTorch到SiFive XM平台的完整部署流程 | |
13:45 | 15' | 玄铁AI大模型部署优化实践 | |
14:00 | 15' | 基于RISC-V架构的高性能AI大模型工作站 | |
14:15 | 15' | 针对RISC-V异构计算平台的Triton编译优化 | |
14:30 | 15' | 乱序 RVV:动态调度提升AI 计算任务效率 | |
14:45 | 15' | 支持RISC-V加速的Ray框架赋能AI工作负载 | |
15:00 | 30' | 茶歇 | - |
15:30 | 15' | 赋能稀疏模型推论:一个为RISC-V矩阵扩充指令与最佳化函式库所设计的微核心感知方法 | |
15:45 | 15' | 面向RISC-V同构融合CPU处理器的Triton算子编译器设计与实践 | |
16:00 | 15' | PerfXLM 2.0: RISC-V大模型推理框架的新进展 | |
16:15 | 15' | 基于玄铁处理器AI应用场景的原型验证实践 | |
16:30 | 15' | 开源操作系统助力RISC-V架构上的AI计算能力 | |
16:45 | 15' | 开源鸿蒙+AI:驱动RISC-V架构的商业化突破与产业革新 |
高性能计算主持人:孟建熠 知合计算 CEO、阿里巴巴达摩院 首席科学家、RVEI工委会 轮值会长徐 滔 赛昉科技 创始人兼首席执行官7/18 9:00-17:15科创厅
孟建熠 知合计算 CEO、阿里巴巴达摩院 首席科学家、RVEI工委会 轮值会长
徐 滔 赛昉科技 创始人兼首席执行官
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
9:00 | 15' | 从CPU到计算子系统——香山开源IP的演进 | |
9:15 | 15' | 持续创新迭代的玄铁系列处理器 | |
9:30 | 15' | 利用RISC-V 实现高性能计算 | |
9:45 | 15' | 芯来科技高性能UX1030H 处理器IP,全面支持RVA23特性 | |
10:00 | 15' | RISC-V系统在高性能计算中的拓展之路 | |
10:15 | 30' | 茶歇 | - |
10:45 | 15' | 一致性片上网络StarNoC对接RISC-V的实践介绍 | |
11:00 | 15' | UR-DP1000:高性能8核64位RISC-V微处理器 | |
11:15 | 15' | 开源架构新引擎:RISC-V高性能计算的中国实践 | |
11:30 | 15' | 进迭时空SoC的RISC-V服务器特性 | |
11:45 | 15' | RISC-V + DSA:重塑芯算格局的必然选择 | |
12:00 | 90' | 午餐 | - |
13:30 | 15' | RISC-V架构下的新型高性能处理器实践 | |
13:45 | 15' | RISC-V在HPC/服务器领域 软件生态的进展和展望 | |
14:00 | 15' | 翼华自研RISC-V Core在DPU上的运用 | |
14:15 | 15' | AI+时代,数据中心领域RISC-V产业落地探讨 | |
14:30 | 15' | RISC-V基础指令集在数据中心场景的评估和展望 | |
14:45 | 15' | 面向RISC-V视频转码卡的智能压缩应用与优化 | |
15:00 | 30' | 茶歇 | - |
15:30 | 15' | RISC-V CoVE 在特权固件中的实现 | |
15:45 | 15' | RISC-V在运营商业务中的应用探索与实践 | |
16:00 | 15' | 乘影 (Ventus) GPGPU:一款基于 RISC-V 的高性能全栈开源 GPGPU 的最新进展 | |
16:15 | 15' | RISC-V异构编程范式:原子IO入队(AIOE)扩展与 AIOE 虚拟化 | |
16:30 | 15' | 用于无线电信号调制识别的RISC-V指令扩展 | |
16:45 | 15' | 基于Cliff 基准测试的RISC-V 模拟器细粒度校准 | |
17:00 | 15' | RISC-V与虚拟指令技术结合打造创新的计算架构 |
软件与生态系统主持人:武延军 中国科学院软件所 副所长、总工程师段建钢 英特尔中国 研发总监,上海开放处理器产业创新中心 高级顾问7/18 9:00-17:30304会议室
武延军 中国科学院软件所 副所长、总工程师
段建钢 英特尔中国 研发总监,上海开放处理器产业创新中心 高级顾问
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
9:00 | 15' | 作为 RISC-V 服务器的 openEuler: 挑战和路线图 | |
9:15 | 15' | 红帽在RISC-V软硬件生态的最新进展和趋势 | |
9:30 | 15' | openKylin在RISC-V架构上的最新进展与发展规划 | |
9:45 | 15' | RISC-V工具链的进化之路:回顾与展望 | |
10:00 | 15' | QEMU RISC-V支持的最新进展(2024-2025) | |
10:15 | 30' | 茶歇 | - |
10:45 | 15' | x264 RISC-V 生态构建和优化 | |
11:00 | 15' | RISC-V 在数据中心软件生态系统中的机遇与挑战 | |
11:15 | 15' | Shape Graphic for RISC-V | |
11:30 | 15' | RISC-V 服务器标准化之路:UEFI 启动、Boot 和 Runtime Services | |
11:45 | 15' | 内核同源项目:驱动 openEuler RISC-V 生态 | |
12:00 | 90' | 午餐 | - |
13:30 | 15' | OP-TEE 在 RISC-V 平台上的移植与简介 | |
13:45 | 15' | Architecting TEEs with RV-ACRN Hypervisor on RISC-V Platforms | |
14:00 | 15' | Towards Secure Container Infrastructure on RISC-V: the Development from Rust-vmm to Kata-Containers | |
14:15 | 15' | A Standard-compliant High Performance RISC-V Desktop Virtualization Platform | |
14:30 | 15' | Enabling System Standby with RISC-V platform | |
14:45 | 15' | 基于北海云计算试验平台的虚拟化技术探索 | |
15:00 | 30' | 茶歇 | - |
15:30 | 15' | Golang的RISC-V支持:现状与未来 | |
15:45 | 15' | V8 for RISC-V 一年的进展 | |
16:00 | 15' | RISC-V架构下的音频算法优化实践 | |
16:15 | 15' | Introduce the implementation of LLVM Loop Vectorizer | |
16:30 | 15' | RISC-V Unified Database | |
16:45 | 15' | Enabling Native Library Support for QEMU-User on RISC-V | |
17:00 | 15' | rv64.zip: 一统碎片化的 RISC-V ISA 生态 | |
17:15 | 15' | openEuler RISC-V 挑战:多元化硬件的支持方案实践 |
嵌入式系统主持人:何小庆 嵌入式系统联谊会 秘书长、中国软件行业协会理事熊谱翔 睿赛德 创始人兼CEO7/18 9:00-12:00305会议室
何小庆 嵌入式系统联谊会 秘书长、中国软件行业协会理事
熊谱翔 睿赛德 创始人兼CEO
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
9:00 | 15' | RISC-V 正当时,助力芯片生态多样化 | |
9:15 | 15' | 具备功能安全特性的高确定性实时RISC-V CPU | |
9:30 | 15' | 格见半导体GS32-DSP基于芯来RISC-V IP做Ti C2000 DSP国产替代技术分享 | |
9:45 | 15' | 整合GNSS和BLE技术的基于RISC-V架构的SoC平台 | |
10:00 | 15' | 基于RISC-V、集成BLE的超低能耗MCU设计及其在大健康领域的应用 | |
10:15 | 30' | 茶歇 | - |
10:45 | 15' | 突破单核性能瓶颈:打造RISC-V多核架构的高性能实时操作系统 | |
11:00 | 15' | 先楫高性能MCU在机器人运动控制系统的技术演进 | |
11:15 | 15' | 如何通过基于 RISC-V 的可信根提升基于 RISC-V 的 SoC 设计的安全等级 | |
11:30 | 15' | Nuclei TEE: RISC-V 安全系统实践 | |
11:45 | 15' | 生态系统驱动创新:GPU 与 RISC-V 联手打造更智能的汽车解决方案 |
汽车电子主持人:胡振波 芯来科技 创始人何宁 奕斯伟计算 高级副总裁、首席技术官7/18 13:30-17:30305会议室
胡振波 芯来科技 创始人
何宁 奕斯伟计算 高级副总裁、首席技术官
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
13:30 | 15' | 融入RISC-V生态,推动国产化车规MCU产业化 | |
13:45 | 15' | 赋能智能汽车:ESWIN RISC-V车规级计算矩阵与安全架构 | |
14:00 | 15' | 功能安全及其在汽车软件开发中的实践 | |
14:15 | 15' | 以RISC-V为基础的车用安全框架 | |
14:30 | 15' | 加速RISC-V汽车应用开发:挑战、应对与IAR实践 | |
14:45 | 15' | 基于RISC-V架构的汽车基础软件方案 | |
15:00 | 15' | 芯来科技 ASIL-B/D RISC-V IP 汽车应用实现中的挑战与解决方案 | |
15:15 | 30' | 茶歇 | - |
15:45 | 15' | 开源小满助力RISC-V软硬协同生态发展 | |
16:00 | 15' | 一种可配置高性能车规域控制器 | |
16:15 | 15' | HighTec 助力RISC-V汽车MCU快速发展 | |
16:30 | 15' | RISC-V车规级编译器:挑战与解决方案 | |
16:45 | 15' | RISC-V 虚拟原型,提速汽车软件开发 | |
17:00 | 15' | RISC-V架构助力智能汽车芯片自主化破局 | |
17:15 | 15' | RISC-V上车:以开放生态重塑软件定义汽车 |
EDA主持人:吴晓忠 合见工软 副总裁陈英仁 思尔芯 副总裁7/18 9:00-12:30302会议室
吴晓忠 合见工软 副总裁
陈英仁 思尔芯 副总裁
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
9:00 | 20' | SVM:用可综合方法实现RISC-V处理器的高效验证 | |
9:20 | 20' | 面向高性能RISC-V多核处理器的硬件验证方法学- 香山昆明湖16核完整CPU系统的大级联FPGA系统验证实践 | |
9:40 | 20' | Tessent UltraSight-V:面向 RISC-V 系统的片上调试与追踪解决方案 | |
10:00 | 20' | Nuclei Model:基于 System C 的 Near Cycle Model | |
10:20 | 30' | 茶歇 | - |
10:50 | 20' | 结合Andes ACE框架与AndesCycle加速RISC-V自订指令开发 | |
11:10 | 20' | 基于事务的加速技术在RISC-V高速高质量验证中的应用 | |
11:30 | 20' | 借助RISC-V随机测试生成器解决HPC验证挑战 | |
11:50 | 20' | RISC-V MMU Verification of Virtualization and Hypervisor Operation for CPU and SOC Platforms | |
12:10 | 20' | 基于开源EDA和开源IP的RISC-V芯片设计解决方案 |
前沿创新主持人:韩军 复旦大学 教授 集成芯片与系统全国重点实验室 IP与芯片架构创新中心主任黄波 华东师范大学数据科学与工程学院 特聘教授7/18 13:30-17:30302会议室
韩军 复旦大学 教授 集成芯片与系统全国重点实验室 IP与芯片架构创新中心主任
黄波 华东师范大学数据科学与工程学院 特聘教授
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
13:30 | 20' | 高能效具身智能计算架构与芯片 | |
13:50 | 20' | RISC-V软硬协同安全隔离:蓬莱实践 | |
14:10 | 20' | 大模型辅助的RISC-V SoC敏捷设计方法探索 | |
14:30 | 20' | 基于大语言模型的硬件自动化设计与验证 | |
14:50 | 20' | 利用RISC-V高级中断架构扩展满足实时应用需求 | |
15:10 | 30' | 茶歇 | - |
15:40 | 20' | Achieving Persistent Tagging for Robust Stack Memory Error Protection | |
16:00 | 20' | 将RISC-V拓展至VLIW/SIMD架构,应对特定应用工作负载 | |
16:20 | 20' | DSP领域最新RISC-V指令集及DSA在无线领域中的创新应用 | |
16:40 | 20' | Sophon:低延迟、可扩展的RISC-V架构 | |
17:00 | 15' | 高性能RISC-V SoC架构进展与展望 | |
17:15 | 15' | Chiplet集成先进封装发展趋势与应用展望 |
投资与并购主持人:王林 华登国际管理合伙人费飞 上海国投孚腾资本总经理7/18 9:00-12:00204会议室
王林 华登国际管理合伙人
费飞 上海国投孚腾资本总经理
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
09:00 | 5' | 领导致辞 | - |
09:05 | 5' | 分论坛主席致辞 | - |
09:10 | 20' | RISC-V产业投资生态布局分享 | |
09:30 | 20' | 芯片设计业投资与并购的现状及展望 | |
09:50 | 20' | 关于芯片行业整合趋势和交易实务的几点思考 | |
10:10 | 20' | 近期A股并购重组市场概况和趋势 | |
10:30 | 30' | 茶歇 | - |
11:00 | 30' | 圆桌论坛一:生态金融之桥 | |
11:30 | 30' | 圆桌论坛二:并购标的解码 |
教育与人才培养主持人:周平强 上海科技大学 信息学院 副院长郭小军 上海交通大学 集成电路学院 常务副院长7/18 13:30-17:30204会议室
周平强 上海科技大学 信息学院 副院长
郭小军 上海交通大学 集成电路学院 常务副院长
时间 | 时长 | 题目 | 演讲者 |
---|---|---|---|
13:30 | 20' | “一生一芯”计划——从零开始设计自己的RISC-V处理器芯片 | |
13:50 | 20' | 基于RISC-V生态系统的计算机体系结构与AI加速器设计教学 | |
14:10 | 20' | 基于RISC-V 处理器嵌入式教学与应用实践 | |
14:30 | 20' | 融合RISC-V开放平台的数字逻辑与SoC设计教育实践 | |
14:50 | 20' | “东山”RISC-V人才培养计划 | |
15:10 | 20' | 面向研究生的RISC-V处理器与DFT技术课程:扫描链插入与测试覆盖率分析教学实践 | |
15:30 | 30' | 茶歇 | - |
16:00 | 20' | 基于RISC-V的教育方案与初步实践 | |
16:20 | 20' | RISC-V软件平台开发和“芯原杯”嵌入式软件开发大赛介绍 | |
16:40 | 50' | 圆桌论坛:共建·共享·共育:开源《RISC-V导论》课件赋能高校人才培养新生态 |